網(wǎng)絡(luò)消費網(wǎng) >  5G > > 正文
IP Camera的視頻性能及動態(tài)分析
時間:2021-12-23 18:43:38

現(xiàn)代人對人身及財產(chǎn)安全越來越關(guān)注,這促使視頻安全監(jiān)控市場迅速走紅?;趯@一市場的關(guān)注,以及數(shù)字信號處理技術(shù)(DSP)和網(wǎng)絡(luò)技術(shù)的發(fā)展,視頻監(jiān)控已經(jīng)由模擬監(jiān)控(VCR ,Video Cassette Recorder)發(fā)展到數(shù)字和模擬混合的DVR(Digital Video Recorder),進而向IP視頻監(jiān)控系統(tǒng)這種數(shù)字視頻監(jiān)控發(fā)展。目前,DVR系統(tǒng)占據(jù)了全球視頻監(jiān)控市場的50%,可謂如日中天。但業(yè)界對IP視頻監(jiān)控的發(fā)展趨勢一致看好,視頻監(jiān)控系統(tǒng)向數(shù)字化發(fā)展成為發(fā)展趨勢。

IPCamera的優(yōu)勢

IP視頻監(jiān)控系統(tǒng)在布控距離、擴展能力和布控成本上與傳統(tǒng)的模擬監(jiān)控和DVR相比有所不同。從布控距離上講,IP視頻監(jiān)控系統(tǒng)中的網(wǎng)絡(luò)服務(wù)器直接連入網(wǎng)絡(luò),沒有線纜長度和信號衰減的限制,沒有地域概念;從擴展能力上講,這種系統(tǒng)對于設(shè)備數(shù)量沒有限制,增加設(shè)備只意味著IP地址的擴充。在成本上,IP視頻監(jiān)控系統(tǒng)占用帶寬較少,可以利用企業(yè)現(xiàn)有的局域網(wǎng),在安裝時節(jié)省布線建網(wǎng)的成本。相比之下,對于其他的視頻監(jiān)控系統(tǒng),如要增加新的監(jiān)控點需要重新建網(wǎng),新的設(shè)備很難添加到原有的系統(tǒng)中,并要受到線纜長度和信號衰減的限制。

IP Camera監(jiān)控系統(tǒng)常見開發(fā)平臺分析

IP視頻監(jiān)控系統(tǒng)包括網(wǎng)絡(luò)視頻服務(wù)器監(jiān)控系統(tǒng)和IP Camera監(jiān)控系統(tǒng),其中IP Camera是系統(tǒng)的前端處理部分。CCD/CMOS圖像傳感器把場景的光信號轉(zhuǎn)變?yōu)殡娦盘?,這些電信號轉(zhuǎn)換為數(shù)字信號后通過數(shù)據(jù)接口傳輸?shù)紻SP存儲器。DSP作為IP Camera的數(shù)字圖像處理和壓縮以及操作系統(tǒng)運行的主處理器芯片,完成圖像壓縮、編碼的同時把數(shù)據(jù)流送到硬盤或其他存儲設(shè)備中保存??梢韵胍姡岸嗽O(shè)備對視頻圖像質(zhì)量好壞有極大影響。因此,處理器的選擇在開發(fā)人員如何能夠成功地滿足數(shù)字視頻監(jiān)控產(chǎn)品的設(shè)計需求上扮演了重要角色。

目前市場上,ASIC、FPGA與傳統(tǒng)的DSP是常見的幾種方案,每種都有自己的特點。其中,ASIC比較適合沒有算法基礎(chǔ)的研發(fā)隊伍采用,因為ASIC芯片本身的壓縮算法可以幫助加快產(chǎn)品研發(fā)進度。但是,隨著音/視頻格式和標準的不斷演進,這種方案的靈活性對它在視頻監(jiān)控領(lǐng)域的廣泛應(yīng)用又成為一種限制。相比之下,傳統(tǒng)的DSP處理具有更加靈活的處理能力,在數(shù)據(jù)處理方面也更加強大。然而,DSP傳統(tǒng)的處理架構(gòu)的重點還是集中在數(shù)據(jù)運算能力上面,對于視頻監(jiān)控應(yīng)用來說不夠優(yōu)化。對于那些具有復(fù)雜的控制能力和更高速媒體流需求的系統(tǒng)級應(yīng)用來說,傳統(tǒng)的DSP并不理想――DSP中更多的系統(tǒng)資源被浪費掉了。由于具有強大的并行處理能力,在要求復(fù)雜和密集的視頻信號處理的高端視頻監(jiān)控領(lǐng)域,理論上FPGA應(yīng)該具有很大優(yōu)勢。遺憾的是,F(xiàn)PGA的產(chǎn)業(yè)生態(tài)環(huán)境、較大的功耗以及高昂的成本拖了它的后腿,使它很難成為這個應(yīng)用領(lǐng)域的競爭者。

還有一種方案是采用MCU(ARM核)+DSP。由于ARM采用RISC指令集,適合處理控制代碼,對視頻編解碼則力不從心。DSP則能彌補ARM的不足,其運算能力能夠滿足人們對視頻流暢程度的需求。這種方案的思路是發(fā)揮ARM核的控制作用和DSP處理器的處理能力。但是,研發(fā)人員需要對MCU和DSP這兩套代碼進行掌握和維護,研發(fā)成本和對研發(fā)人員的要求都比較高。

顯而易見,如果能夠有一種處理平臺,將MCU和DSP的性能融合起來,不但能克服ARM核+DSP所存在的瑕疵,同時能保留兩則的優(yōu)勢特性。Blackfin處理器平臺正是這樣的匯聚平臺,它給視頻監(jiān)控產(chǎn)品開發(fā)帶來了新的力量。匯聚處理器將MCU和DSP的性能融合在一起,在單核上對uCLinux、協(xié)議棧和媒體流進行處理,將實時多媒體數(shù)據(jù)流及以控制為導(dǎo)向的任務(wù)進行優(yōu)化。Blackfin家族使用了MSA(Micro Signal Architecture)架構(gòu),在一個單核架構(gòu)中提供可編程的16/32位MCU和DSP功能,能夠?qū)刂?、網(wǎng)絡(luò)、多媒體以及信號處理區(qū)域進行劃分。同樣的開發(fā)環(huán)境適用于所有的Blackfin產(chǎn)品線,使IP視頻監(jiān)控產(chǎn)品的上市時間加快,成本大大降低。

IP Camera的視頻性能動態(tài)范圍

通過強大的視頻處理算法、豐富的外圍接口等,Blackfin系列產(chǎn)品能夠顯著改善IP Camera系統(tǒng)的視頻性能和動態(tài)范圍。

關(guān)鍵詞: 動態(tài) 分析 性能 視頻 Camera IP

版權(quán)聲明:
    凡注明來網(wǎng)絡(luò)消費網(wǎng)的作品,版權(quán)均屬網(wǎng)絡(luò)消費網(wǎng)所有,未經(jīng)授權(quán)不得轉(zhuǎn)載、摘編或利用其它方式使用上述作品。已經(jīng)本網(wǎng)授權(quán)使用作品的,應(yīng)在授權(quán)范圍內(nèi)使用,并注明"來源:網(wǎng)絡(luò)消費網(wǎng)"。違反上述聲明者,本網(wǎng)將追究其相關(guān)法律責(zé)任。
    除來源署名為網(wǎng)絡(luò)消費網(wǎng)稿件外,其他所轉(zhuǎn)載內(nèi)容之原創(chuàng)性、真實性、完整性、及時性本站不作任何保證或承諾,請讀者僅作參考并自行核實。
熱文

網(wǎng)站首頁 |網(wǎng)站簡介 | 關(guān)于我們 | 廣告業(yè)務(wù) | 投稿信箱
 

Copyright © 2000-2020 m.netfop.cn All Rights Reserved.
 

中國網(wǎng)絡(luò)消費網(wǎng) 版權(quán)所有 未經(jīng)書面授權(quán) 不得復(fù)制或建立鏡像
 

聯(lián)系郵箱:920 891 263@qq.com

備案號:京ICP備2022016840號-15

營業(yè)執(zhí)照公示信息