網(wǎng)絡消費網(wǎng) >  綜合 > > 正文
3nm+環(huán)柵晶體管 三星的新工藝來了
時間:2022-05-17 09:35:11

上月,三星代工(Samsung Foundry)部門悄然宣布,其定于 2022 年 2 季度開始使用 3GAE 技術工藝來生產(chǎn)芯片。作為業(yè)內首個采用 GAA 晶體管的 3nm 制程工藝,可知這一術語特指“3nm”、“環(huán)柵晶體管”、以及“早期”。不過想要高效地制造 GAA 晶體管,晶圓廠還必須裝備全新的生產(chǎn)工具。而來自應用材料(Applied Materials)公司的下一代工具,就將為包括三星在內的晶圓廠提供 GAA 芯片的制造支持。

新工藝有望實現(xiàn)更低功耗、更高性能和晶體管密度,以迎合芯片設計人員的需求。然而近年來,這種組合一直難以實現(xiàn) —— 隨著晶體管尺寸的縮減,晶圓廠必須克服漏電等負面影響。

為在晶體管尺寸縮放的同時、維持其性能與電氣參數(shù),芯片行業(yè)已于 2012 年開始,從平面型晶體管過渡到 FinFET(鰭式場效應晶體管),以通過使柵極更高來增加晶體管溝道和柵極之間的接觸面積。

轉眼十年過去,隨著晶體管間距逐漸接近原子級,其負面影響開始更多地顯現(xiàn)。受制于此,F(xiàn)inFET 工藝創(chuàng)新的步伐也正在放緩。

自 英特爾 在十多年前推出其基于 22nm 的 FinFET 技術以來,未雨綢繆的芯片制造商們,就已經(jīng)在探索如何轉向下一代環(huán)柵技術方案。

顧名思義,環(huán)柵場效應晶體管(GAAFET)的溝道是水平的、且所有四個側面都被柵極包圍,因而很好地化解了與漏電相關的尷尬。

但這還不是 GAAGET 的唯一優(yōu)勢,比如在基于納米片 / 納米帶的 GAAFET 中,晶圓廠還可調整溝道寬度、以獲得更高性能或降低功耗。

三星的 3GAE 和 3GAP 工藝,就是用了所謂的納米帶技術。該公司甚至將其 GAAFET 稱為多橋通道場效應晶體管(MBCFET),以和納米線競爭方案劃清界限。

關鍵詞: 制程工藝 環(huán)柵晶體管 三星的新工藝 溝道寬度

版權聲明:
    凡注明來網(wǎng)絡消費網(wǎng)的作品,版權均屬網(wǎng)絡消費網(wǎng)所有,未經(jīng)授權不得轉載、摘編或利用其它方式使用上述作品。已經(jīng)本網(wǎng)授權使用作品的,應在授權范圍內使用,并注明"來源:網(wǎng)絡消費網(wǎng)"。違反上述聲明者,本網(wǎng)將追究其相關法律責任。
    除來源署名為網(wǎng)絡消費網(wǎng)稿件外,其他所轉載內容之原創(chuàng)性、真實性、完整性、及時性本站不作任何保證或承諾,請讀者僅作參考并自行核實。
熱文

網(wǎng)站首頁 |網(wǎng)站簡介 | 關于我們 | 廣告業(yè)務 | 投稿信箱
 

Copyright © 2000-2020 m.netfop.cn All Rights Reserved.
 

中國網(wǎng)絡消費網(wǎng) 版權所有 未經(jīng)書面授權 不得復制或建立鏡像
 

聯(lián)系郵箱:920 891 263@qq.com

備案號:京ICP備2022016840號-15

營業(yè)執(zhí)照公示信息